[ZYNQ Ultrascale + MPSOC FPGA教程]第23章,在PS端使用DP
原始声明:该原始教程是由信义电子技术(上海)有限公司(ALINX)创建的。版权归我们公司所有。
如果需要重印,则需要授权并注明出处。适用于板型号:AXU2CGA / AXU2CGB / AXU3EG / AXU4EV-E / AXU4EV-P / AXU5EV-E / AXU5EV-P / AXU9EG / AXU15EG vitis项目目录是“ ps_dp / vitis”。
本章介绍在PS端使用DisplayPort。 Vivado项目仍然基于“ ps_hello”。
软件工程师的工作内容。以下是软件工程师的责任。
1.接口介绍DisplayPortv1.2协议,支持4通道5.4G,但该控制器仅支持2通道,最大分辨率支持4096 * 2160 @ 30。控制器数据接口如下:在图中,AXI-M用于读取内存中的视频和音频数据,此处称为非实时音频和视频,DPDMA具有六个通道,其中三个通道用于视频,1个通道用于图形。
,2个通道用于音频。 2.示例项目的介绍新平台,将不介绍该过程,它已在“ PS侧RTC中断实验”中介绍。
1)配置BSP并将psu_dp驱动程序更改为dppsu,然后单击OK 3)导入示例项目4)该示例默认为1080P,RGBA显示,可以将RGBA的Alpha值更改为FF,以使显示效果更好,保存并编译项目。 3.下载单板验证连接板上的MINIDP接口后,显示效果如下。
在串行端口工具中,您可以看到DP端口已经过培训并已成功操作。
如果需要重印,则需要授权并注明出处。适用于板型号:AXU2CGA / AXU2CGB / AXU3EG / AXU4EV-E / AXU4EV-P / AXU5EV-E / AXU5EV-P / AXU9EG / AXU15EG vitis项目目录是“ ps_dp / vitis”。
本章介绍在PS端使用DisplayPort。 Vivado项目仍然基于“ ps_hello”。
软件工程师的工作内容。以下是软件工程师的责任。
1.接口介绍DisplayPortv1.2协议,支持4通道5.4G,但该控制器仅支持2通道,最大分辨率支持4096 * 2160 @ 30。控制器数据接口如下:在图中,AXI-M用于读取内存中的视频和音频数据,此处称为非实时音频和视频,DPDMA具有六个通道,其中三个通道用于视频,1个通道用于图形。
,2个通道用于音频。 2.示例项目的介绍新平台,将不介绍该过程,它已在“ PS侧RTC中断实验”中介绍。
1)配置BSP并将psu_dp驱动程序更改为dppsu,然后单击OK 3)导入示例项目4)该示例默认为1080P,RGBA显示,可以将RGBA的Alpha值更改为FF,以使显示效果更好,保存并编译项目。 3.下载单板验证连接板上的MINIDP接口后,显示效果如下。
在串行端口工具中,您可以看到DP端口已经过培训并已成功操作。
- 电话:0755-29796190
- 邮箱:tao@jepsun.com
- 联系人:汤经理 13316946190
- 联系人:陆经理 18038104190
- 联系人:李经理 18923485199
- 联系人:刘经理 18033442893
- 联系人:肖经理 13392851499
- QQ:2065372476
- 地址:深圳市宝安区翻身路富源大厦1栋7楼